Opis
1. Tang Nano 9K to kompaktowa płytka rozwojowa oparta na układzie FPGA Gowin GW1NR-9. 2. Jej złącze kompatybilne z interfejsem RGB, złącze ekranu interfejsu SPI, pamięć SPI FLASH oraz 6. umożliwiają użytkownikom łatwą i szybką weryfikację FPGA, weryfikację rdzenia programowalnego RISC-V oraz weryfikację funkcjonalnego prototypu. 3. Jednostka logiczna 8640 LUT4, należąca do układu GW1NR-9, może być używana nie tylko do projektowania złożonych układów logicznych, ale także do obsługi kompletnego rdzenia programowalnego PicoRV, co zaspokaja potrzeby użytkowników w zakresie nauki FPGA, weryfikacji rdzenia programowalnego i dogłębnego projektowania. 4. Tang Nano 9K został opracowany w środowisku programistycznym Gowin Yunyuan. Obsługuje ono ogólny język opisu sprzętu (HSP) i umożliwia szybkie wykonywanie powiązanych zadań, takich jak wywoływanie rdzenia IP, synteza kodu, rozmieszczanie i trasowanie oraz generowanie plików strumienia bitów w procesie rozwoju FPGA. 5. Wbudowany układ BL702 dla płyty rozwojowej Tang Nano9K umożliwia pobieranie danych przez USB-JTAG i debugowanie USB-UART dla GW1NR-9. Użytkownicy muszą jedynie użyć kabla USB-C, aby podłączyć płytkę rozwojową do komputera w celu dokończenia operacji pobierania, bez konieczności zakupu dodatkowego programu do pobierania i kłopotliwego okablowania. Konfiguracja rdzenia: Jednostki logiczne (LUT4): 8640 Rejestry (FF): 6480 Rozproszona pamięć statyczna o swobodnym dostępie SSRAM (bity): 17280 Blok pamięci statycznej o swobodnym dostępie B-SRAM (bity): 468 KB Liczba bloków pamięci statycznej o swobodnym dostępie BSRAM (szt.): 26 Pamięć flash użytkownika (bity): 608 KB P S RAM (bity): 64 M Wysokowydajny moduł DSP: obsługuje mnożenie 9X9, 18X18, 36X36-bitowe i akumulator 54-bitowy Mnożnik (mnożnik 18x18): 20 Pamięć SPI FLASH: 32-bitowa Elastyczne zasoby PLL: 2 bloki PLL (Phase Locked) Interfejs ekranu wyświetlacza: -zgodny interfejs, Interfejs ekranu SPI i interfejs ekranu RGB Debuger: Wbudowany układ BL702 p, zapewniający funkcje pobierania danych przez USB-JTAG i drukowania danych z portu szeregowego USB-UART dla modułu GW1NR-9IO: Obsługa 4 mA, 8 mA, 16 mA, 24 mA i innych funkcji sterowania; zapewnia funkcję Bus Keeper, rezystory pull-up/pull-down oraz wyjście Open Drain dla każdego wejścia/wyjścia. Złącze: uchwyt na kartę TF, 2 x 24-pinowe złącze 2,54 mm. Klawisze: 2 programowalne przez użytkownika, w tym 6 programowalnych na płycie. Materiał: PCB. Kolor: czarny. Zawartość opakowania: 1 x płytka rozwojowa FPGA Tang Nano 9K, 2 x złącze 2,54-pinowe, 1 x kabel danych. Tylko powyższa zawartość opakowania, inne produkty nie są dołączone. Uwaga: Jasność i różnice w wyświetlaniu mogą powodować, że kolor przedmiotu na zdjęciu będzie nieznacznie różnić się od rzeczywistego. Dopuszczalny błąd pomiaru wynosi +/- 1-3 cm.
-
Identyfikator Fruugo:
416822342-879673763
-
EAN:
6951484928400
Informacje o bezpieczeństwie produktu
Prosimy o zapoznanie się z informacjami dotyczącymi bezpieczeństwa produktu określonymi poniżej
Poniższe informacje zostały dostarczone przez niezależnego sprzedawcę zewnętrznego sprzedającego ten produkt.
Etykiety bezpieczeństwa produktu
Ostrzeżenia dotyczące bezpieczeństwa:
Podczas korzystania z produktu należy na bieżąco monitorować dzieci, aby zapewnić im bezpieczeństwo w trakcie użytkowania.